Placa de desarrollo de Ethernet a Wi-Fi, tecnologĂ­a Lexin, Esp32-ethernet-kit

$ 431.777

SKU: ALI-3256803384056222 CategorĂ­a:

DescripciĂłn

La Placa de desarrollo de la marca Espressif es el producto de la marca Espressif.
Consiste en dos placas de desarrollo, la placa Ethernet A y la placa PoE B. La placa Ethernet contiene un módulo de modo dual Bluetooth / Wi-Fi e IP101GRI, un solo puerto 10/100 Fast Ethernet Transceiver (PHY). La placa PoE (B) proporciona funcionalidad de alimentación a través de Ethernet. La placa A puede funcionar de forma independiente, sin la placa B instalada.
CaracterĂ­sticas principales 10/100 Fast Ethernet con interfaz RJ45 PoE Power Wi-Fi 802.11b/G/n depuraciĂłn JTAG

GuĂ­a de introducciĂłn V1.2 de la versiĂłn en lĂ­nea del producto,
Esta guía muestra cómo comenzar con la placa de desarrollo de la y también proporciona información sobre su funcionalidad y opciones de configuración.
ElESP32-Ethernet-KitEs una placa de desarrollo de Ethernet a Wi-Fi que permite que los dispositivos Ethernet se interconecten a través de Wi-Fi. Al mismo tiempo, para proporcionar opciones de fuente de alimentación más flexibles, el ESP32-Ethernet-Kit también admite alimentación a través de Ethernet (PoE).

DescripciĂłn general de la versiĂłn 1,2 de la (haga clic para ampliarla)

Lo que necesitas

Tablero de V1.2 de la Caja,

Cable USB 2,0 A a Micro B

Ordenador con Windows, Linux o macOS

Puede omitir las secciones de introducciĂłn e ir directamente a la secciĂłnIniciar desarrollo de aplicaciones…

VisiĂłn general
La Placa de desarrollo de los productos de la compañía es una placa de desarrollo de la industria de la alimentaciĂłn, de la marca, de la marca, y de la marcaExpressif…
Consta de dos placas de desarrollo, la placa Ethernet A y la placa PoE B. ElPlaca Ethernet (A)Contiene un módulo de modo dual Bluetooth/Wi-Fi e IP101GRI, un transceptor Fast Ethernet 10/100 de puerto único (PHY). ElPlaca PoE (B)Proporciona funcionalidad de alimentación a través de Ethernet. La placa A puede funcionar de forma independiente, sin la placa B instalada.

V1.2 (haga clic para agrandar)

Para la carga y Monitoreo de aplicaciones, la placa Ethernet (A) también cuenta con el chip FTDI FT2232H, un puente USB multiinterfaz avanzado. Este chip permite usar JTAG para la depuración directa de ESP32 a través de la interfaz USB sin un depurador JTAG separado.

DescripciĂłn general de la funcionalidad
El diagrama de bloques a continuaciĂłn muestra los componentes principales de los y sus interconexiones.

Diagrama de bloques de (haga clic para ampliarlo)

DescripciĂłn funcional
Las siguientes figuras y tablas describen los componentes clave, las interfaces y los controles del ESP32-Ethernet-Kit.

Placa Ethernet (A)

Diseño de placa Ethernet (A) (haga clic para agrandar).

La siguiente tabla proporciona una descripciĂłn a partir de la esquina superior derecha de la imagen y en sentido horario.

Componente clave

DescripciĂłn

ESP32-WROVER-E

Este mĂłdulo ESP32 cuenta con PSRAM de 64 Mbit para capacidades flexibles de almacenamiento extendido y procesamiento de datos.

Cabecera GPIO 2

Cinco almohadillas de soldadura de orificio pasante despobladas para proporcionar acceso a GPIO seleccionados de ESP32. Para más detalles, consulteCabecera GPIO 2…

Interruptor de funciĂłn

Un interruptor DIP de 4 bits utilizado para configurar la funcionalidad de los GPIO seleccionados de ESP32. Para más detalles, consulteInterruptor de funciĂłn…

LEDs Tx/Rx

Dos LED para mostrar el estado de la transmisiĂłn UART.

FT2232H

El chip FT2232H sirve como un puente multiprotocolo de USB a serie que se puede programar y controlar a travĂ©s de USB para proporcionar comunicaciĂłn con ESP32. FT2232H tambiĂ©n cuenta con una interfaz USB a JTAG que está disponible en el canal A del chip, mientras que USB a serie está en el canal B. El chip FT2232H mejora la facilidad de uso en tĂ©rminos de desarrollo y depuraciĂłn de aplicaciones. VerPlaca ethernet V1.2 (A), esquema (a)…

Puerto USB

Interfaz USB. Fuente de alimentaciĂłn para la placa, asĂ­ como la interfaz de comunicaciĂłn entre un ordenador y la placa.

Interruptor de encendido

Interruptor de encendido/apagado. Alternar el interruptor a5V0La posiciĂłn enciende la placa, alternando aGNDLa posiciĂłn apaga la placa.

Entrada 5V

La interfaz de la fuente de alimentación de 5V puede ser más conveniente cuando la placa funciona de forma autónoma (no conectada a un ordenador).

LED encendido 5V

Este LED rojo se enciende cuando se suministra energĂ­a a la placa, ya sea desde una entrada USB o de 5V.

Convertidor DC/DC

ConversiĂłn de CC de 5 V a 3,3 V, corriente de salida de hasta 2 A.

Conectores de placa B

Un par de pines de cabezal macho y hembra para montar elPlaca PoE (B)…

IP101GRI (PHY)

La conexión de la capa física (PHY) al cable Ethernet se implementa utilizando elIP101GRIChip. La conexión entre PHY y ESP32 se realiza a través de la interfaz independiente de medios reducida (RMII), una variante de la interfaz independiente de medios(MII)Estándar. La PHY admite el estándar IEEE 802,3/802.3u de 10/100 Mbps.

Puerto RJ45

Puerto de transmisiĂłn de datos de red Ethernet.

Módulo magnético

Los magnéticos son parte de la especificación Ethernet para proteger contra fallas y transitorios, incluido el rechazo de señales de modo común entre el transceptor IC y el cable. El magnetismo también proporciona aislamiento galvánico entre el transceptor y el dispositivo Ethernet.

LED de enlace/actividad

Dos LED (verde y rojo) que indican respectivamente los estados de “Enlace” y “Actividad” del PHY.

BotĂłn BOOT

Botón de descarga. Manteniendo presionadoBOTAY luego presionarENInicia el modo de descarga de firmware para descargar el firmware a través del puerto serie.

BotĂłn EN

BotĂłn de reinicio.

Cabecera GPIO 1

Este cabezal proporciona seis almohadillas de soldadura de orificio pasante despobladas conectadas a GPIO de repuesto de ESP32. Para más detalles, consulteCabecera GPIO 1…

Nota
Se admite la descarga automática del firmware. Si sigue los pasos y utiliza el software descrito en la SecciónIniciar desarrollo de aplicaciones, Los usuarios no necesitan hacer ninguna operación con el botón BOOT o el botón EN.

Placa PoE (B)
Esta placa proporciona energĂ­a a travĂ©s del cable Ethernet (PoE) para proporcionar una fuente de alimentaciĂłn para la placa Ethernet (A). Los componentes principales de la placa PoE (B) se muestran en el diagrama de bloques enDescripciĂłn general de la funcionalidad…
La placa PoE (B) tiene las siguientes caracterĂ­sticas:

Soporte para IEEE 802.3at

Potencia de salida: 5 V, 1,4 A

Para aprovechar la funcionalidad PoEPuerto RJ45De la placa Ethernet (A) debe conectarse con un cable Ethernet a un interruptor que admita PoE. Cuando la placa Ethernet (A) detecta una salida de Alimentación de 5 V de la placa PoE (B), la alimentación USB se cortará automáticamente.

Diseño de placa PoE (B) (haga clic para agrandar).

Tablero PoE de mesa (B)

Componente clave

DescripciĂłn

Placa A Conector

Cuatro pines hembra (izquierda) y cuatro macho (derecha) para conectar la placa PoE (B) aPlaca Ethernet (A)… Los Pines de la izquierda aceptan la energĂ­a proveniente de un interruptor PoE. Los Pines de la derecha suministran una fuente de alimentaciĂłn de 5 V a la placa Ethernet (A).

Terminales de alimentaciĂłn externa

Fuente de alimentaciĂłn opcional (26,6 ~ 54 V) a la placa PoE (B).

Opciones de configuraciĂłn
En esta secciĂłn se describen las opciones para configurar el hardware de la ESP32-Ethernet-Kit.

Interruptor de funciĂłn
Cuando está en la posición de encendido, este interruptor DIP enruta los GPIO listados a FT2232H para proporcionar la funcionalidad JTAG. Cuando están en la posición de apagado, los GPIO pueden usarse para otros fines.

DIP SW

Pin GPIO

1

GPIO13

2.

GPIO12

3

GPIO15

4.

GPIO14

SelecciĂłn de reloj RMII
Ethernet MAC y PHY bajo el modo de trabajo RMII necesitan un reloj de referencia comĂşn de 50 MHz (es decir. Reloj RMII) que se puede proporcionar externamente o generar a partir de ESP32 APLL interno (no recomendado).

Nota
Para obtener informaciĂłn adicional sobre la selecciĂłn del reloj RMII, consultePlaca ethernet V1.2 (A), esquema (a), Hoja 2, ubicaciĂłn D2.

Reloj RMII de origen externo por PHY
De forma predeterminada, el ESP32-Ethernet-Kit está configurado para proporcionar un reloj RMII para la salida 50M _ CLKO de IP101GRI PHY. La señal de reloj se genera mediante la multiplicación de frecuencia del cristal de 25 MHz conectado al PHY. Para más detalles, consulte la figura a continuación.

Reloj RMII de IP101GRI PHY

Tenga en cuenta que el PHY se restablece al encender tirando de la señal RESET_N hacia abajo con una resistencia. ESP32 debe afirmar RESET_N alto con GPIO5 para habilitar PHY. Solo Esto puede garantizar el encendido del sistema. De lo contrario, puede entrar en modo de descarga ESP32 (cuando la señal de reloj de REF_CLK _ 50M está en un nivel lógico alto durante la fase de muestreo de encendido GPIO0).

Reloj RMII de origen interno de APLL de ESP32
Otra opción es obtener el reloj RMII desde el ESP32 APLL interno, consulte la figura a continuación. La señal de reloj procedente de GPIO0 se invierte primero, para tener en cuenta el retardo de la línea de transmisión, y luego se suministra a la PHY.

Reloj RMII de ESP Internal APLL

Para implementar esta opción, los usuarios deben eliminar o agregar algunos componentes RC en el tablero. Para más detalles, consultePlaca ethernet V1.2 (A), esquema (a), Hoja 2, ubicación D2. Tenga en cuenta que si el APLL ya se utiliza para otros fines (por ejemplo, periférico I2S), entonces no tiene más remedio que utilizar un reloj RMII externo.

AsignaciĂłn GPIO
En esta secciĂłn se describe la asignaciĂłn de GPIO ESP32 a interfaces o funciones especĂ­ficas del ESP32-Ethernet-Kit.

Interfaz IP101GRI (PHY)
La asignaciĂłn de los pines ESP32 (MAC) a IP101GRI (PHY) se muestra en la tabla a continuaciĂłn. ImplementaciĂłn de los valores predeterminados de la interfaz independiente de medios reducida (RMII) de la ESP32-Ethernet-Kit.

No.

Pin ESP32 (MAC)

IP101GRI (PHY)

Interfaz RMII

1

GPIO21

TX_EN

2.

GPIO19

TXD[0]

3

GPIO22

TXD[1]

4.

GPIO25

RXD[0]

5.

GPIO26

RXD[1]

6

GPIO27

CRS_DV

7

GPIO0

REF_CLK

Interfaz DE GESTIĂ“N serial

8.

GPIO23

MDC

9

GPIO18

MDIO

Restablecimiento PHY

10

GPIO5

Reset_N

Nota
La Asignación de todos los pines bajo el ESP32.Interfaz RMIIEs fijo y no se puede cambiar a través de IO MUX o GPIO Matrix. REF_CLK solo se puede seleccionar de GPIO0, GPIO16 o GPIO17 y no se puede cambiar a través de GPIO Matrix.

Cabecera GPIO 1
Este encabezado expone algunos GPIO que no se utilizan en ningĂşn otro lugar de la ESP32-Ethernet-Kit.

No.

Pasador ESP32

1

GPIO32

2.

GPIO33

3

GPIO34

4.

GPIO35

5.

GPIO36

6

GPIO39

Cabecera GPIO 2
Este encabezado contiene GPIO que pueden usarse para otros fines dependiendo de los escenarios descritos en la columna “Comentarios”.

No.

Pasador ESP32

Comentarios

1

GPIO17

Ver nota 1

2.

GPIO16

Ver nota 1

3

GPIO4

4.

GPIO2

5.

GPIO13

Ver nota 2

6

GPIO12

Ver nota 2

7

GPIO15

Ver nota 2

8.

GPIO14

Ver nota 2

9

GND

Suelo

10

3V3

Fuente de alimentaciĂłn 3,3 V

Nota

Los pines ESP32 GPIO16 y GPIO17 no están desglosados en el módulo de la ESP32-WROVER-E y, por lo tanto, no están disponibles para su uso. Si necesita utilizar estos Pines, suelde un módulo sin memoria PSRAM en el interior, por ejemplo, el ESP32-WROOM-32D o el ESP32-SOLO-1.

La funcionalidad depende de la configuraciĂłn delInterruptor de funciĂłn…

Resumen de asignaciĂłn GPIO

ESP32-WROVER-E

IP101GRI

UART

JTAG

GPIO

Comentarios

S_VP

IO36

S_VN,

IO39

IO34

IO34

IO35

IO35

IO32

IO32

IO33

IO33

IO25

RXD[0]

IO26

RXD[1]

IO27

CRS_DV

IO14

TMS

IO14

IO12

TDI

IO12

IO13

TCK

IO13

IO15

TDO

IO15

IO2

IO2

IO0

REF_CLK

Ver nota 1

IO4

IO4

IO16

IO16 (NC)

Ver nota 2

IO17

IO17 (NC)

Ver nota 2

IO5

Reset_N

Ver nota 1

IO18

MDIO

IO19

TXD[0]

IO21

TX_EN

RXD0

RXD

TXD0

TXD

IO22

TXD[1]

IO23

MDC

Nota

Para evitar que el estado de encendido del GPIO0 se vea afectado por la salida de reloj en el lado PHY, la señal RESET_N a PHY está predeterminada en baja, apagando la salida de reloj. DespuĂ©s del encendido, puedes controlar RESET_N con GPIO5 para encender la salida del reloj. Ver tambiĂ©nReloj RMII de origen externo por PHY… Para los PHY que no pueden apagar la salida del reloj a travĂ©s de RESET_N, se recomienda utilizar un mĂłdulo de cristal que se pueda desactivar/habilitar externamente. Del mismo modo que cuando se usa RESET_N, el mĂłdulo oscilador debe estar deshabilitado de forma predeterminada y encendido por ESP32 despuĂ©s del encendido. Para obtener un diseño de referencia, consultePlaca ethernet V1.2 (A), esquema (a)…

Los pines ESP32 GPIO16 y GPIO17 no están desglosados en el módulo de la ESP32-WROVER-E y, por lo tanto, no están disponibles para su uso. Si necesita utilizar estos Pines, suelde un módulo sin memoria PSRAM en el interior, por ejemplo, el ESP32-WROOM-32D o el ESP32-SOLO-1.

Iniciar desarrollo de aplicaciones
Antes de encender su ESP32-Ethernet-Kit, asegúrese de que la placa esté en buenas condiciones sin signos evidentes de daños.

ConfiguraciĂłn inicial

Establecer elInterruptor de funciĂłnEn elPlaca Ethernet (A)A su posiciĂłn predeterminada girando todos los interruptores aEncendido…

Para simplificar el parpadeo y las pruebas de la aplicación, no ingrese señales adicionales en los encabezados de la placa.

ElPlaca PoE (B)Ahora se puede enchufar, pero no conecte una alimentaciĂłn externa.

Conectar elPlaca Ethernet (A)Al PC con un cable USB.

Gire elInterruptor de encendidoDesde la posiciĂłn GND a 5V0, elLED encendido 5VDeberĂ­a encenderse.

Ahora al desarrollo
Proceder aEmpezar, Donde la secciónInstalación paso a pasoLe ayudará rápidamente a configurar el entorno de desarrollo y luego mostrará un proyecto de ejemplo en su placa.
Pase a la siguiente secciĂłn solo si ha completado con Ă©xito todos los pasos anteriores.

Ejemplo de configuraciĂłn y carga de Ethernet
DespuĂ©s de configurar el entorno de desarrollo y probar la placa, puede configurar y actualizar elEthernet/básicoEjemplo. Este ejemplo se ha creado para probar la funcionalidad de Ethernet. Admite diferentes PHY, incluyendoIP101GRIInstalado enV1.2 (haga clic para agrandar)…

Resumen de cambios con respecto a la versiĂłn 1,1 de 2017

Corrija la colocación del número de PIN GPIO marcado en la serigrafía de la placa además del interruptor DIP.

Los valores de C1, C2, C42 y C43 se actualizan a 20 pF. Para obtener más informaciĂłn, consultePlaca ethernet V1.2 (A), esquema (a)…

Reemplace el ESP32-WROVER-B con el ESP32-WROVER-E.

Otras versiones de la versión en inglés

Guía de introducción a la versión 1,0 del producto (en inglés)

GuĂ­a de introducciĂłn a la versiĂłn 1,1 de la versiĂłn 1 de la 2

Documentos relacionados

Esquema de la placa Ethernet V1.2 (A) de(PDF)

Esquema de placa PoE (B) de(PDF)

Placa Ethernet V1.2 (A), diseño de PCB, de tipo V1.2(PDF)

Placa PoE (B), diseño de PCB, 2, 2(PDF)

Ficha técnica ESP32(PDF)

Ficha de datos,(PDF)

DepuraciĂłn JTAG

Referencia de hardware ESP32

Para otra documentaciĂłn de diseño para la placa, contáctenos enVentas@Espressif…COM…

Proporcione comentarios sobre este documento

Siguiente Anterior

Peso
0.05 Kilogramos

Peso 1,00 kg

Valoraciones

No hay valoraciones aĂşn.

SĂ© el primero en valorar “Placa de desarrollo de Ethernet a Wi-Fi, tecnologĂ­a Lexin, Esp32-ethernet-kit”

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Carrito de compra